Skocz do zawartości

AMDK11

Użytkownik
  • Postów

    101
  • Dołączył

  • Ostatnia wizyta

Treść opublikowana przez AMDK11

  1. A tam się ładnie temat rozkręcił: https://forums-anandtech-com.translate.goog/threads/zen-6-speculation-thread.2619444/page-307?_x_tr_sl=en&_x_tr_tl=pl&_x_tr_hl=pl&_x_tr_pto=sc I testy z Phoronix
  2. @Kadajo Ja to samo mogę powiedzieć, choć mam póki co "nędznego" 9600X z RTX5070
  3. Mobilny Zen5 w porównaniu do pełnej wersji (GraniteRidge), oprócz obcięcia ścieżek 512-bitowych do 256-bitowych, potrzebuje więcej cykli dla FADD(3 cykle zamiast 2 cykli) i ma mniejszy PRF. https://www-numberworld-org.translate.goog/blogs/2024_8_7_zen5_avx512_teardown/?_x_tr_sl=en&_x_tr_tl=pl&_x_tr_hl=pl&_x_tr_pto=sc
  4. Temu nie przeczę, ale pisanie, że AM5 względem LGA1700, nie jest przyszłościowe tylko w kontekście 14600 i budżetowców na AM5 to delikatnie mówiąc naginanie rzeczywistości
  5. Nic nie deklasuje. Chyba że masz na myśli platformę LGA1851 i budżetowe procesory na AM5 z 6-8 rdzeniami/12-16 wątkami 14600K to 6+8 rdzeni/20 wątków. Na AM5 poza Zen5, w przyszłym roku dojdzie Zen6
  6. @Wu70 To są główne cele Zen6 i Zen7. Będzie więcej zmian i ulepszeń w rdzeniu niż tylko te, o których wspomniano. Podano podsumowanie, aby nie ujawniać szczegółów na wczesnym etapie, ale widać też wyraźnie, że firma intensywnie inwestuje w HPC i AI.
  7. Najciekawszą architekturą pod względem zmian jest Zen5 jako „nowy fundament”. Kolejne generacje będą rozwijać i optymalizować tę bazę do wyższych generacyjnych poziomów. Chodzi mi głównie o to, że każda architektura ma charakter przejściowy, a kolejna będzie coraz ciekawsza. To jak gonienie za królikiem bez końca. Cieszmy się tym, co mamy teraz i cierpliwie czekajmy (to bardzo trudne) na kolejne generacje
  8. Zgodnie z tym slajdem, część wektorowa (w tym AVX512) w Zen6 otrzyma więcej potoków wykonawczych. Jednostka FPU Zen5 ma cztery potoki FP-Vec + dwa potoki LOAD/STORE. Podano więcej szczegółów dla Zen4 i Zen5, ponieważ są dostępne od wielu miesięcy. Nie ujawniono jeszcze szczegółów dla Zen6 i Zen7 poza głównymi celami. Jestem pewny, że Zen6 otrzyma między innymi większy ROB (ponad 500(?)wpisów), 5-6 jednostek AGU, większe schedulery Integer, większą pamięć mikrooperacyji (Op cache) o pojemności 7-8K wpisów, większy blok BTB(bufory predykcji) i ulepszony BPU(predyktor), dalsze optymalizacje podsystemu pamięci podręcznej itd.
  9. Podali tylko główne zmiany dla Zen6 i Zen7. W przyszłym roku będzie więcej szczegółów mikroarchitektury rdzenia Zen6.
  10. Nie pomaga w szybkości-opóźnieniach, wymianie danych i synchronizacji pomiędzy rdzeniami LionCove.
  11. LionCove też nie ma AVX512(o ile jest fizycznie w strukturze rdzeni, został wyłączony). Nawet zaniżyłem przepustowość L3 Zen5 w trybie ST bo podałem 153GB/s zamiast 173GB/s. W tym przypadku(Test ST) Ryzen 5000(Zen3) też nie ma AVX512 a Zen4(Ryzen 7000) wykonuje AVX512 za pomocą 2x256 bit więc wątpię by tutaj AVX512 Zen5(2x512 bit) miał jakikolwiek wpływ na wynik: Tak jak wcześniej napisałem, zanim rdzenie pobiorą dane muszą najpierw zostać załadowane do L3 z RAM. Zgadnij która architektura ma szybszą wymianę danych, synchronizację i pobieranie z/w L3?
  12. Intel Core Ultra 9 285K "Arrow Lake" Delivers Strong Linux Performance: https://www.phoronix.com/review/intel-core-ultra-9-285k-linux
  13. Tak, Pan @Wallec pisał o stacjonarnym ArrowLake-S a ty wyskoczyłeś z laptopami W dodatku wyskakujesz z bogatym i biednym oraz jakimiś eskimosami. To bardzo techniczny argument
  14. Napisane było o desktopie więc o PC stacjonarnym a nie mobile gdzie następuje dławienie termiczne. Quantifying The AVX-512 Performance Impact With AMD Zen 5 - Ryzen 9 9950X Benchmarks: https://www.phoronix.com/review/amd-zen5-avx-512-9950x Jeden z przykładów: AMD Ryzen 5 9600X & Ryzen 7 9700X Offer Excellent Linux Performance https://www.phoronix.com/review/ryzen-9600x-9700x
  15. i dla tego podajesz mobilne wersje Zen5 który ma okrojony AVX512 do 2x256bit? Quantifying The AVX-512 Performance Impact With AMD Zen 5 - Ryzen 9 9950X Benchmarks: https://www.phoronix.com/review/amd-zen5-avx-512-9950x
  16. No widzisz a jednak Zen5 przy AVX512 gdzie zyskuje średnio wyższe IPC względem Zen4 +56% pobiera prawie tyle energii co bez AVX512 będąc przy tym stosunkowo chłodnym Da się? Da Jak się chce to jednak można dobrze coś zaprojektować Intel widocznie nie chce. EDIT: Co da dobry kontroler RAM skoro L3 jest ujowe? Czy to sprawi że rdzenie szybciej otrzymają dane z RAM skoro dane muszą najpierw trafić do L3? Pytanie retoryczne
  17. @SebastianFM, ja tylko podałem jeden z najsłabszych punktów ArrowLake-S.
  18. LionCove(ArrowLake-S) 8+16 rdzeni L3 36MiB, 84cykle, ST 57GB/s, nT ~1TB/s RaptorCove(RaptorLake-S) 8+16 rdzeni L3 36MiB, 67cykli, ST 80-90GB/s Zen5 R9 9900X(2x6 rdzeni) L3 32MiB/CCD, 48cykli, ST 173GB/s, nT 1.6TB/s(2x CCD 6 rdzeni 32MiB L3(sumarycznie 64MiB)) Mała różnica? Wystarczy zobaczyć na nowy projekt 32MiB L3 Zen5 który obniża opóźnienie o 3.5 cykla względem Zen4 i ma ogromną przepustowość oraz ekstremalnie niskie opuźnienie względem Intela. RaptorLake-S Nie dość że projekt L3 ArrowLake-S jest kiepski to jeszcze mieszanie Rdzeni P pomiędzy rdzeniami e wcale nie pomaga.
  19. Ja tam mając RTX5070 pod młodego a pod siebie planując RTX5080, interesuje mnie tylko rasteryzacja w 2560x1440(WOLED) wiec nie specjalnie ogranicza mnie to do mniej niż 100 FPS
  20. 1. AMD stosowało to podejście od Zen2 do Zen5, więc na tym etapie nie mam powodu, by sądzić, że z Zen6 będzie inaczej. 3. Może to również pomóc w grach, ponieważ od Zen2 do Zen5, dwa CCD nie miały ze sobą bezpośredniego połączenia, ponieważ komunikacja była możliwa tylko za pośrednictwem chipletu IOD. Zen6 po raz pierwszy zaimplementuje szybkie łącze komunikacyjne IF między dwoma CCD. Także opuźnienie w komunikacji między CCD zostanie drastycznie obniżone. Inna sprawa że 12 rdzeni i 48MiB na jeden CCD powinien zapewnić w grach wszystko co potrzeba a jeszcze do tego X3D dołoży kolejnego bosta
  21. Obecnie, niezależnie od ilości aktywnych rdzeni w CCD, pamięć podręczna L3 jest pełna, co oznacza 32 MB dla 6 i 8 rdzeni. Nie sądzę, aby AMD zmieniło podejście w przypadku 12-rdzeniowego CCD Zen6, więc pełne 48 MB pamięci L3 powinno być dostępne dla wszystkich modeli 6, 8, 10 i 12 rdzeniowych ze względu na dostępną pojemność i prędkość pobierania danych w trybie ST. Dodatkowo, między dwoma matrycami CCD zostaną dodane połączenia IF, co powinno zapewnić lepszy dostęp do drugiego 48-Megabajtowego L3. To, wraz ze zmianami i ulepszeniami mikroarchitektury rdzenia Zen6, powinno przynieść interesujące rezultaty. O wariancie Zen6 z X3D nie wspominając, bo to już powinien być totalny odjazd
  22. Stacja stacji nie równa, a w jakim jest stanie tego nigdy nie można być pewnym
  23. Naukowa analiza mikroarchitektur i instrukcji Intel, AMD i VIA od Agner Fog: Detailed results are reported in my microarchitecture manual and instruction tables. https://www.agner.org/optimize/microarchitecture.pdf https://www.agner.org/optimize/instruction_tables.pdf Przypomnę że Agner Fog jest pod wrażeniem Zen5
  24. Co do Zen6 to raczej obstawiałbym że będzie to 11000 a nie 10000.
  25. Tak szczerze to nie sprawdzałem. Gre mam na steamie i kilka razy już się aktualizowała ale nie patrzyłem do której wersji. Jak będę przy komputerze to sprawdzę. Widzę że masz dokładnie ten sam model RTX5070 co ja od ASUSa(Dual OC).
×
×
  • Dodaj nową pozycję...